Spezifizéierung
T5L1 ASIC Präis | DWIN Self-entworf Chip.Masseproduktioun am Joer 2019, A 600Mhz Dua Core Chip, GUI Kär an OS Kär, 1MBytes Nor Flash um Chip, 512KBytes benotzt fir d'Benotzer Datebank ze späicheren.Zyklus ëmschreiwen: iwwer 100.000 Mol |
Faarf | 16,7M (16777216) Faarwen |
LCD Typ | IPS |
Vue Wénkel | 85/85/85/85 (L/R/U/D) |
Panel Typ | IPS |
Display Beräich (AA) | 74,0 mm (W) × 74,0 mm (H) |
Opléisung | 720 × 720 |
Backlight | LED |
Hellegkeet | 300 nit |
Power Volt | 6 ~ 36V |
Operatioun Aktuell | VCC = +12V, Backlight op, 175mA |
VCC = +12V, Backlight aus, 80mA |
Aarbechtstemperatur | -20-70 ℃ |
Späichertemperatur | -30 ~ 80 ℃ |
Aarbecht Fiichtegkeet | 10%~90%RH |
Baudrate | 3150 ~ 3225600 bps |
Ausgangsspannung | Ausgang 1, Iout = 1mA;3,0 ~ 3,3 V |
Ausgang 0, Iout = -1mA;0~0,3 V | |
Input Volt | Input 1, Iin = 1mA; 2.4~5.0V |
Input 0, Iin = -1mA;0~0.5V | |
Interface | UART1:TTL |
Socket | 50 Pin-0,5 mm FCC |
USB Interface | Jo |
SD Slot | JO (SDHC/FAT32 Format) |
UI Versioun | TA / DGUSⅡ (DGUSⅡ virinstalléiert) |
Peripherieger | Kapazitiv Touch Panel, Buzzer |
Dimensioun | 115,6 mm (W) × 95,8 mm (H) × 15,6 m (T) |
Netto Gewiicht | 85g vun |
1# | JTAG Interface, ka mat PGT05 konnektéieren (Basisdaten Applikatioun Update), oder konnektéieren mat HME05 (Debugging Emulatioun) |
2# | USB Interface, verbënnt op UART1 |
3# | Erweidert d'Flash-Interface, déi op 64 Mbytes NOR FLASH oder 48 Mbytes NOR FLASH + 512 Mbytes NAND FLASH erweidert ka ginn.NAND FLASH muss op FLASH 4 Positioun soldered ginn |
4# | SD Kaart Brennen Interface |
5# | 2.54mm Duerch-Lach Pad, féiert zu Benotzer Ressource Interface, 20 IO Schnëttplazen, 3 UART Serien Häfen, 1 CAN Hafen, 7 AD Schnëttplazen, 2 PWM Schnëttplazen |
6# | 6-36V breet Volt Muecht Fourniture Interface |
PIN | Definitioun | Beschreiwung |
1# | GND | Gemeinsam Terrain |
2# | RX4 | UART4 Dateempfang |
3# | RX5 | UART5 Dateempfang |
4# | P01 | Ech / O Mond |
5# | CRX | KAN Interface Daten Empfang |
6# | RX2 | UART2 Daten kréien |
7# | P07 | Ech/O |
8# | P15 | Ech/O |
9# | P17 | Ech/O |
10# | P21 | Ech/O |
11# | P23 | Ech/O |
12# | P25 | Ech/O |
13# | P27 | Ech/O |
14# | P31 | Ech/O |
15# | P33 | Ech/O |
16# | FTX | FSK Transceiver Datenempfang |
17# | ADC0 | AD Input |
18# | ADC 2 | AD Input |
19# | ADC 5 | AD Input |
20# | ADC7 | AD Input |
21# | PWM 1 | 16bit PWM Ausgang |
22# | 5V | Muecht Input |
23# | TX4 | UART4 Daten Transmissioun |
24# | TX5 | UART5 Daten Transmissioun |
25# | P0.0 | Ech/O |
26# | CTX | KAN Interface Daten Transmissioun |
27# | TX2 | UART2 Daten Transmissioun |
28# | P06 | Ech/O |
29# | P14 | Ech/O |
30# | P16 | Ech/O |
31# | P20 | Ech/O |
32# | P22 | Ech/O |
33# | P24 | Ech/O |
34# | P26 | Ech/O |
35# | P30 | Ech/O |
36# | P32 | Ech/O |
37# | RSTN | System zréckgesat Input |
38# | FRX | FSK Transceiver Dateniwwerdroung |
39# | ADC 1 | AD Input |
40# | ADC 3 | AD Input |
41# | ADC 6 | AD Input |
42# | PWM0 | 16bit PWM Ausgang |